Brm!
Zjistuji zajem o participovani na projektu vytvoreni brmbitoveho, pardon
osmibitoveho pocitace vlastni konstrukce, postaveneho pouze z TTL obvodu
nizsi integrace.
Zejmena CPU bych chtel realizovat obvody maximalne stredni slozitosti,
hradla, posuvne registry, scitacky, citace... Pouze pamet hodlam realizovat
jednocipove, zkratka pouzit nejaky SRAM cip, treba neco jako 6264 (8x8k
64kb=8kB), vse ostatni realizovat treba i jednotlivymi hradly, kdyz to
nebude zbytecne slozite...
Ale chtel bych cele CPU a ruzne IO obvody resit proste jen TTL logikou.
Vysledkem by mel byt programovatelny osmibitovy mikropocitac, s nekolika
(2-1024) kilobajty pameti, pripadne i s eeprom/flash pameti na ulozeni
programu. Jako vystupni zarizeni bych chtel treba jen nekolik LED
sedmisegmentovek, nebo Hitachi LCD displej, 16x2, ten uz taky mam. Jako
vstup treba jen jednoducha klavesnice z nekolika tlacitek, rekneme asi
20-30, podobne, jako to ma Tesla PMI-80.
Realizace bude probihat pouze na nepajivych kontaktnich polich, blokove. Cim
vic, tim lip. Bude to vypadat mega cool! Za to rucim! :-D
Vzhledem k tomu, ze bude ucelem projektu navrhnout i ALU a vlastne celou
architekturu CPU (nepujde o klon konkretniho jadra), tak je otazka, jakou
slozitost storojoveho kodu mu implementujeme. Ale v podstate neco jako
BrainFuck by mohlo stacit... ;-)
TAK KDO MA ZAJEM?
A nehlaste se vsichni...
BH
P.S.: Na pristi Brmeetup vezmu pametovy blok 4x4bity, postaveny jen z hradel
NAND a invertoru (7400 a 7404). Uz ho mam skoro hotovy. Ukazu Vam na nem,
jak vlastne pameti funguji na urovni hradel... Pokud to tedy nekoho
zajima... ;-)