Brm!
Zjistuji zajem o participovani na projektu vytvoreni brmbitoveho, pardon osmibitoveho pocitace vlastni konstrukce, postaveneho pouze z TTL obvodu nizsi integrace.
Zejmena CPU bych chtel realizovat obvody maximalne stredni slozitosti, hradla, posuvne registry, scitacky, citace... Pouze pamet hodlam realizovat jednocipove, zkratka pouzit nejaky SRAM cip, treba neco jako 6264 (8x8k 64kb=8kB), vse ostatni realizovat treba i jednotlivymi hradly, kdyz to nebude zbytecne slozite...
Ale chtel bych cele CPU a ruzne IO obvody resit proste jen TTL logikou.
Vysledkem by mel byt programovatelny osmibitovy mikropocitac, s nekolika (2-1024) kilobajty pameti, pripadne i s eeprom/flash pameti na ulozeni programu. Jako vystupni zarizeni bych chtel treba jen nekolik LED sedmisegmentovek, nebo Hitachi LCD displej, 16x2, ten uz taky mam. Jako vstup treba jen jednoducha klavesnice z nekolika tlacitek, rekneme asi 20-30, podobne, jako to ma Tesla PMI-80.
Realizace bude probihat pouze na nepajivych kontaktnich polich, blokove. Cim vic, tim lip. Bude to vypadat mega cool! Za to rucim! :-D
Vzhledem k tomu, ze bude ucelem projektu navrhnout i ALU a vlastne celou architekturu CPU (nepujde o klon konkretniho jadra), tak je otazka, jakou slozitost storojoveho kodu mu implementujeme. Ale v podstate neco jako BrainFuck by mohlo stacit... ;-)
TAK KDO MA ZAJEM?
A nehlaste se vsichni... BH
P.S.: Na pristi Brmeetup vezmu pametovy blok 4x4bity, postaveny jen z hradel NAND a invertoru (7400 a 7404). Uz ho mam skoro hotovy. Ukazu Vam na nem, jak vlastne pameti funguji na urovni hradel... Pokud to tedy nekoho zajima... ;-)
brmbrm, a bude to velky jako stul s H0 modelovou zeleznici... hlasim se jako dokumentator a animator videosequenci preletu nad hradlovejma megapolema, beze srandy, mam zajem a hlasim se o zpracovani visualni stranky kubicekh
Dne 10. prosince 2010 0:28 George Blackhead blackhead@blackhead.cz napsal(a):
Brm!
Zjistuji zajem o participovani na projektu vytvoreni brmbitoveho, pardon osmibitoveho pocitace vlastni konstrukce, postaveneho pouze z TTL obvodu nizsi integrace.
Zejmena CPU bych chtel realizovat obvody maximalne stredni slozitosti, hradla, posuvne registry, scitacky, citace... Pouze pamet hodlam realizovat jednocipove, zkratka pouzit nejaky SRAM cip, treba neco jako 6264 (8x8k 64kb=8kB), vse ostatni realizovat treba i jednotlivymi hradly, kdyz to nebude zbytecne slozite...
Ale chtel bych cele CPU a ruzne IO obvody resit proste jen TTL logikou.
Vysledkem by mel byt programovatelny osmibitovy mikropocitac, s nekolika (2-1024) kilobajty pameti, pripadne i s eeprom/flash pameti na ulozeni programu. Jako vystupni zarizeni bych chtel treba jen nekolik LED sedmisegmentovek, nebo Hitachi LCD displej, 16x2, ten uz taky mam. Jako vstup treba jen jednoducha klavesnice z nekolika tlacitek, rekneme asi 20-30, podobne, jako to ma Tesla PMI-80.
Realizace bude probihat pouze na nepajivych kontaktnich polich, blokove. Cim vic, tim lip. Bude to vypadat mega cool! Za to rucim! :-D
Vzhledem k tomu, ze bude ucelem projektu navrhnout i ALU a vlastne celou architekturu CPU (nepujde o klon konkretniho jadra), tak je otazka, jakou slozitost storojoveho kodu mu implementujeme. Ale v podstate neco jako BrainFuck by mohlo stacit... ;-)
TAK KDO MA ZAJEM?
A nehlaste se vsichni... BH
P.S.: Na pristi Brmeetup vezmu pametovy blok 4x4bity, postaveny jen z hradel NAND a invertoru (7400 a 7404). Uz ho mam skoro hotovy. Ukazu Vam na nem, jak vlastne pameti funguji na urovni hradel... Pokud to tedy nekoho zajima... ;-)
Brmlab mailing list Brmlab@brmlab.cz http://rover.ms.mff.cuni.cz/mailman/listinfo/brmlab
OK, mas to mit... ;-)
-----Original Message----- From: brmlab-bounces@brmlab.cz [mailto:brmlab-bounces@brmlab.cz]On Behalf Of jakub hybler Sent: Friday, December 10, 2010 12:32 AM To: Brmlab: Hackerspace Prague (main discussion) Subject: Re: [Brmlab] Project - brmbit computer
brmbrm, a bude to velky jako stul s H0 modelovou zeleznici... hlasim se jako dokumentator a animator videosequenci preletu nad hradlovejma megapolema, beze srandy, mam zajem a hlasim se o zpracovani visualni stranky kubicekh
Dne 10. prosince 2010 0:28 George Blackhead blackhead@blackhead.cz napsal(a):
Brm!
Zjistuji zajem o participovani na projektu vytvoreni brmbitoveho, pardon osmibitoveho pocitace vlastni konstrukce, postaveneho pouze z TTL obvodu nizsi integrace.
Zejmena CPU bych chtel realizovat obvody maximalne stredni slozitosti, hradla, posuvne registry, scitacky, citace... Pouze pamet hodlam
realizovat
jednocipove, zkratka pouzit nejaky SRAM cip, treba neco jako 6264 (8x8k 64kb=8kB), vse ostatni realizovat treba i jednotlivymi hradly, kdyz to nebude zbytecne slozite...
Ale chtel bych cele CPU a ruzne IO obvody resit proste jen TTL logikou.
Vysledkem by mel byt programovatelny osmibitovy mikropocitac, s nekolika (2-1024) kilobajty pameti, pripadne i s eeprom/flash pameti na ulozeni programu. Jako vystupni zarizeni bych chtel treba jen nekolik LED sedmisegmentovek, nebo Hitachi LCD displej, 16x2, ten uz taky mam. Jako vstup treba jen jednoducha klavesnice z nekolika tlacitek, rekneme asi 20-30, podobne, jako to ma Tesla PMI-80.
Realizace bude probihat pouze na nepajivych kontaktnich polich, blokove.
Cim
vic, tim lip. Bude to vypadat mega cool! Za to rucim! :-D
Vzhledem k tomu, ze bude ucelem projektu navrhnout i ALU a vlastne celou architekturu CPU (nepujde o klon konkretniho jadra), tak je otazka, jakou slozitost storojoveho kodu mu implementujeme. Ale v podstate neco jako BrainFuck by mohlo stacit... ;-)
TAK KDO MA ZAJEM?
A nehlaste se vsichni... BH
P.S.: Na pristi Brmeetup vezmu pametovy blok 4x4bity, postaveny jen z
hradel
NAND a invertoru (7400 a 7404). Uz ho mam skoro hotovy. Ukazu Vam na nem, jak vlastne pameti funguji na urovni hradel... Pokud to tedy nekoho zajima... ;-)
Brmlab mailing list Brmlab@brmlab.cz http://rover.ms.mff.cuni.cz/mailman/listinfo/brmlab
_______________________________________________ Brmlab mailing list Brmlab@brmlab.cz http://rover.ms.mff.cuni.cz/mailman/listinfo/brmlab
Dobrej napad. Skoda ze mam tak malo casu, takze se muzu zucastnit jen jako pozorovatel.
Zejmena CPU bych chtel realizovat obvody maximalne stredni slozitosti, hradla, posuvne registry, scitacky, citace... Pouze pamet hodlam realizovat
Povolis si taky EPROMky? Daji se pouzit treba pro mikrokod, nebo v nich muzes mit ulozeno 8 mnohavstupych log. funkci (coz se muze hodit pokud si zakazes pouzivat PAL a pokrocilejsi hradlova pole).
Realizace bude probihat pouze na nepajivych kontaktnich polich, blokove. Cim vic, tim lip. Bude to vypadat mega cool! Za to rucim! :-D
A bude to na tech polich fungovat? Ja kdyz jsem na prumce delal zvukovku (asi 30 TTL integracu), tak to bylo samopajecim dratem na univerzalni desce. Nepajivym polim jsme tehdy prezdivali nekontaktni pole a zavrhl jsem je hned ze zacatku. Ale co ja vim, treba se dnes uz ty kontakty samovolne nerozpojujou.
Vzhledem k tomu, ze bude ucelem projektu navrhnout i ALU a vlastne celou architekturu CPU (nepujde o klon konkretniho jadra), tak je otazka, jakou slozitost storojoveho kodu mu implementujeme. Ale v podstate neco jako BrainFuck by mohlo stacit... ;-)
Pokusis se o pipelinovany (RISC) procesor (instrukce za takt), nebo spis tradicni mikrokodovany (kazda instrukce za n taktu, n>=2)?
Kazdopadne preju mnoho uspechu.
David
Tak EPROM, ani PAL, ani nic podobneho prave pouzivat nechci... Kdyby EPROM, tak jen na programovou/datovou pamet, ale to uz spis tu EEPROM. Vsechno ostatni hezky 74xx-74xxx! ;-)
Ja osobne je za nekontaktni nepovazuju, povazuju je za nekonfliktni... Uvidis 30+ zapojeni, kdyz se dostavis na uterni sraz. Prinesu 4x4 bit pamet. Odhadem 38 TTL 7400/7404. Plus ovladaci tlacitka a kontrolky... ;-)
BH
-----Original Message----- From: brmlab-bounces@brmlab.cz [mailto:brmlab-bounces@brmlab.cz]On Behalf Of David Klusacek Sent: Friday, December 10, 2010 1:07 AM To: Brmlab: Hackerspace Prague (main discussion) Subject: Re: [Brmlab] Project - brmbit computer
Dobrej napad. Skoda ze mam tak malo casu, takze se muzu zucastnit jen jako pozorovatel.
Zejmena CPU bych chtel realizovat obvody maximalne stredni slozitosti, hradla, posuvne registry, scitacky, citace... Pouze pamet hodlam
realizovat
Povolis si taky EPROMky? Daji se pouzit treba pro mikrokod, nebo v nich muzes mit ulozeno 8 mnohavstupych log. funkci (coz se muze hodit pokud si zakazes pouzivat PAL a pokrocilejsi hradlova pole).
Realizace bude probihat pouze na nepajivych kontaktnich polich, blokove.
Cim
vic, tim lip. Bude to vypadat mega cool! Za to rucim! :-D
A bude to na tech polich fungovat? Ja kdyz jsem na prumce delal zvukovku (asi 30 TTL integracu), tak to bylo samopajecim dratem na univerzalni desce. Nepajivym polim jsme tehdy prezdivali nekontaktni pole a zavrhl jsem je hned ze zacatku. Ale co ja vim, treba se dnes uz ty kontakty samovolne nerozpojujou.
Vzhledem k tomu, ze bude ucelem projektu navrhnout i ALU a vlastne celou architekturu CPU (nepujde o klon konkretniho jadra), tak je otazka, jakou slozitost storojoveho kodu mu implementujeme. Ale v podstate neco jako BrainFuck by mohlo stacit... ;-)
Pokusis se o pipelinovany (RISC) procesor (instrukce za takt), nebo spis tradicni mikrokodovany (kazda instrukce za n taktu, n>=2)?
Kazdopadne preju mnoho uspechu.
David
_______________________________________________ Brmlab mailing list Brmlab@brmlab.cz http://rover.ms.mff.cuni.cz/mailman/listinfo/brmlab
minimalne bych se chtel ucastnit procesu navrhu, s realizaci uvidim
2010/12/10 George Blackhead blackhead@blackhead.cz:
Brm!
Zjistuji zajem o participovani na projektu vytvoreni brmbitoveho, pardon osmibitoveho pocitace vlastni konstrukce, postaveneho pouze z TTL obvodu nizsi integrace.
Zejmena CPU bych chtel realizovat obvody maximalne stredni slozitosti, hradla, posuvne registry, scitacky, citace... Pouze pamet hodlam realizovat jednocipove, zkratka pouzit nejaky SRAM cip, treba neco jako 6264 (8x8k 64kb=8kB), vse ostatni realizovat treba i jednotlivymi hradly, kdyz to nebude zbytecne slozite...
Ale chtel bych cele CPU a ruzne IO obvody resit proste jen TTL logikou.
Vysledkem by mel byt programovatelny osmibitovy mikropocitac, s nekolika (2-1024) kilobajty pameti, pripadne i s eeprom/flash pameti na ulozeni programu. Jako vystupni zarizeni bych chtel treba jen nekolik LED sedmisegmentovek, nebo Hitachi LCD displej, 16x2, ten uz taky mam. Jako vstup treba jen jednoducha klavesnice z nekolika tlacitek, rekneme asi 20-30, podobne, jako to ma Tesla PMI-80.
Realizace bude probihat pouze na nepajivych kontaktnich polich, blokove. Cim vic, tim lip. Bude to vypadat mega cool! Za to rucim! :-D
Vzhledem k tomu, ze bude ucelem projektu navrhnout i ALU a vlastne celou architekturu CPU (nepujde o klon konkretniho jadra), tak je otazka, jakou slozitost storojoveho kodu mu implementujeme. Ale v podstate neco jako BrainFuck by mohlo stacit... ;-)
TAK KDO MA ZAJEM?
A nehlaste se vsichni... BH
P.S.: Na pristi Brmeetup vezmu pametovy blok 4x4bity, postaveny jen z hradel NAND a invertoru (7400 a 7404). Uz ho mam skoro hotovy. Ukazu Vam na nem, jak vlastne pameti funguji na urovni hradel... Pokud to tedy nekoho zajima... ;-)
Brmlab mailing list Brmlab@brmlab.cz http://rover.ms.mff.cuni.cz/mailman/listinfo/brmlab
Samozrejme jde hlavne o navrh... :-)
-----Original Message----- From: brmlab-bounces@brmlab.cz [mailto:brmlab-bounces@brmlab.cz]On Behalf Of BIITER Sent: Friday, December 10, 2010 4:17 AM To: Brmlab: Hackerspace Prague (main discussion) Subject: Re: [Brmlab] Project - brmbit computer
minimalne bych se chtel ucastnit procesu navrhu, s realizaci uvidim
2010/12/10 George Blackhead blackhead@blackhead.cz:
Brm!
Zjistuji zajem o participovani na projektu vytvoreni brmbitoveho, pardon osmibitoveho pocitace vlastni konstrukce, postaveneho pouze z TTL obvodu nizsi integrace.
Zejmena CPU bych chtel realizovat obvody maximalne stredni slozitosti, hradla, posuvne registry, scitacky, citace... Pouze pamet hodlam
realizovat
jednocipove, zkratka pouzit nejaky SRAM cip, treba neco jako 6264 (8x8k 64kb=8kB), vse ostatni realizovat treba i jednotlivymi hradly, kdyz to nebude zbytecne slozite...
Ale chtel bych cele CPU a ruzne IO obvody resit proste jen TTL logikou.
Vysledkem by mel byt programovatelny osmibitovy mikropocitac, s nekolika (2-1024) kilobajty pameti, pripadne i s eeprom/flash pameti na ulozeni programu. Jako vystupni zarizeni bych chtel treba jen nekolik LED sedmisegmentovek, nebo Hitachi LCD displej, 16x2, ten uz taky mam. Jako vstup treba jen jednoducha klavesnice z nekolika tlacitek, rekneme asi 20-30, podobne, jako to ma Tesla PMI-80.
Realizace bude probihat pouze na nepajivych kontaktnich polich, blokove.
Cim
vic, tim lip. Bude to vypadat mega cool! Za to rucim! :-D
Vzhledem k tomu, ze bude ucelem projektu navrhnout i ALU a vlastne celou architekturu CPU (nepujde o klon konkretniho jadra), tak je otazka, jakou slozitost storojoveho kodu mu implementujeme. Ale v podstate neco jako BrainFuck by mohlo stacit... ;-)
TAK KDO MA ZAJEM?
A nehlaste se vsichni... BH
P.S.: Na pristi Brmeetup vezmu pametovy blok 4x4bity, postaveny jen z
hradel
NAND a invertoru (7400 a 7404). Uz ho mam skoro hotovy. Ukazu Vam na nem, jak vlastne pameti funguji na urovni hradel... Pokud to tedy nekoho zajima... ;-)
Brmlab mailing list Brmlab@brmlab.cz http://rover.ms.mff.cuni.cz/mailman/listinfo/brmlab
_______________________________________________ Brmlab mailing list Brmlab@brmlab.cz http://rover.ms.mff.cuni.cz/mailman/listinfo/brmlab
kde fyzicky to pak planujes poskladat??
nabizim se i treba k vyrobe propojovacich pentli mezi deskama :-] ...estetika....
10.12.10, George Blackhead blackhead@blackhead.cz:
Samozrejme jde hlavne o navrh... :-)
-----Original Message----- From: brmlab-bounces@brmlab.cz [mailto:brmlab-bounces@brmlab.cz]On Behalf Of BIITER Sent: Friday, December 10, 2010 4:17 AM To: Brmlab: Hackerspace Prague (main discussion) Subject: Re: [Brmlab] Project - brmbit computer
minimalne bych se chtel ucastnit procesu navrhu, s realizaci uvidim
2010/12/10 George Blackhead blackhead@blackhead.cz:
Brm!
Zjistuji zajem o participovani na projektu vytvoreni brmbitoveho, pardon osmibitoveho pocitace vlastni konstrukce, postaveneho pouze z TTL obvodu nizsi integrace.
Zejmena CPU bych chtel realizovat obvody maximalne stredni slozitosti, hradla, posuvne registry, scitacky, citace... Pouze pamet hodlam
realizovat
jednocipove, zkratka pouzit nejaky SRAM cip, treba neco jako 6264 (8x8k 64kb=8kB), vse ostatni realizovat treba i jednotlivymi hradly, kdyz to nebude zbytecne slozite...
Ale chtel bych cele CPU a ruzne IO obvody resit proste jen TTL logikou.
Vysledkem by mel byt programovatelny osmibitovy mikropocitac, s nekolika (2-1024) kilobajty pameti, pripadne i s eeprom/flash pameti na ulozeni programu. Jako vystupni zarizeni bych chtel treba jen nekolik LED sedmisegmentovek, nebo Hitachi LCD displej, 16x2, ten uz taky mam. Jako vstup treba jen jednoducha klavesnice z nekolika tlacitek, rekneme asi 20-30, podobne, jako to ma Tesla PMI-80.
Realizace bude probihat pouze na nepajivych kontaktnich polich, blokove.
Cim
vic, tim lip. Bude to vypadat mega cool! Za to rucim! :-D
Vzhledem k tomu, ze bude ucelem projektu navrhnout i ALU a vlastne celou architekturu CPU (nepujde o klon konkretniho jadra), tak je otazka, jakou slozitost storojoveho kodu mu implementujeme. Ale v podstate neco jako BrainFuck by mohlo stacit... ;-)
TAK KDO MA ZAJEM?
A nehlaste se vsichni... BH
P.S.: Na pristi Brmeetup vezmu pametovy blok 4x4bity, postaveny jen z
hradel
NAND a invertoru (7400 a 7404). Uz ho mam skoro hotovy. Ukazu Vam na nem, jak vlastne pameti funguji na urovni hradel... Pokud to tedy nekoho zajima... ;-)
Brmlab mailing list Brmlab@brmlab.cz http://rover.ms.mff.cuni.cz/mailman/listinfo/brmlab
Brmlab mailing list Brmlab@brmlab.cz http://rover.ms.mff.cuni.cz/mailman/listinfo/brmlab
Brmlab mailing list Brmlab@brmlab.cz http://rover.ms.mff.cuni.cz/mailman/listinfo/brmlab